TRY-E816型EDA、SOPC係統綜合實驗箱

- 型號:
- 品牌:上海(hǎi)荔枝视频app
- 所在地:上海
- 供貨總量:大量(liàng)供貨
- 發貨期限:商(shāng)定
- 價格:詢價元
- 電話:021-63811399 / 021-53550259

TRY-E816型EDA、SOPC係統綜合實驗箱
EDA、SOPC係統綜合實(shí)驗箱是一款基於Altera公(gōng)司的CycloeIV 係列 EP4CE40高(gāo)端實驗開(kāi)發平台。獨有的GUI人機操作界麵、EDA實驗平台采用係統(tǒng)底板+核心板+擴(kuò)展板的靈活設計,EDA實驗平台(tái)並配備有20多種擴展模塊供用戶自行選擇配置(zhì)。
一、開發平台特(tè)性
1、GUI軟件操作界麵(miàn):
EDA、SOPC係統綜(zōng)合實驗箱獨家采用GUI人機操作界麵,開機可顯示溫度、時間和設備信(xìn)息等。整合開發平(píng)台上的硬件資源,點擊子菜單(dān)中相關(guān)實驗,液晶屏可(kě)與開發平台同步運行,提高學生動手興趣和積極性,通過對設(shè)備各(gè)模塊的檢測和實驗的演示,
方便老師(shī)培訓(xùn)和設備(bèi)檢修(xiū)。
|
|
|
|
數字示波(bō)器實驗界麵 |
交通信號燈(dēng)實驗界麵 |
2、模塊化的靈活設計:
開發平台采用係統底板+核心板+擴展板的設計方(fāng)法,通過(guò)選擇不同(tóng)的核心板和擴展板構成不同功能的開發平台(tái)。能最大限度的滿足用戶的性能需求。模塊化(huà)的設計能使用戶對(duì)係統設計有清晰的認識。
![]()
二、開發平台(tái)硬件資源
1、iosesII-EP4CE40 FPGA核心板
核心(xīn)板(bǎn)采用10層高精度PCB設計,係統(tǒng)運行更加(jiā)穩定、可(kě)靠。
主芯片采(cǎi)用Altera的CycloeIV係列級FPGA EP4CE40F23C8,電路高達360萬門。
FPGA配置芯片采用EPCS16,容量高達16M BIT,擦寫(xiě)次數高達上萬次。
提供JTAG編(biān)程模式。
核心板板載USB-Blaster電纜;隻需要一根(gēn)USB線就可(kě)以對核(hé)心板進行程序下載。
一路50M高(gāo)速、穩定的時鍾源。
一路係統複位電路(lù)。
係統(tǒng)電源管理模塊能夠提(tí)供(gòng)+5V、+3.3V、+2.5V、1.2V等多種不同電壓的電源輸出供係統(tǒng)使用。
提供(gòng)兩路SRAM,芯片采用IDT71V416-10P。容量高達256K*32BIT。
一路(lù)FLASH 芯片采用AM29L128M。容量高過16M*8BIT。
一路16M*16BITSDRAM。
係統提供四位通用的複位按鍵和四位通用的發光管和一個靜態七段碼管顯示。
核(hé)心板提供(gòng)與核心板其它資源(yuán)不複用的190個(gè)以上的IO供用戶二次開發使用。
2、EDA/SOPC係統板
標配800*600 16位 TFT彩(cǎi)色(sè)LCD顯示。用戶可更換不同規格的顯示屏和(hé)觸摸屏。
1個模擬(nǐ)信號發生(shēng)器模塊,可提(tí)供頻率、幅度均可調(diào)的正弦波、三角波、鋸齒(chǐ)波、方波等信號(hào)波形。
1個數字時鍾輸出模塊,可提供24M至1HZ的數(shù)字脈衝信號。
1個雙道道10位高速並行ADC接口模塊,速(sù)度高達40 Msps。
1個雙道道10位高速並行DAC接口模塊速度高(gāo)達33 Msps。
1個串(chuàn)行A/D轉換接口。
1個串行(háng)D/A轉換接口。
1個(gè)VGA接口模塊。
1個UART串行通迅(xùn)模塊。
1個USB Device設備接口。
1個USB Host主機接口(kǒu)。
1個Etheret10M/100M高速接口模塊。
SD卡接口模塊
2個PS2接口模塊,可以接鍵盤或鼠標。
1個I2C接口的E2PROM,型號為AT24C08。
1個音頻CODEC模塊(立體聲雙通道輸出)。
1個音頻喇叭輸出模(mó)塊。
1個RTC實時時鍾芯片,具有時鍾(zhōng)掉電保護、電池在線式充電功能。
12個撥動開關和12個按鍵開關輸入
12個(gè)發光LED顯示。
1個八位七段碼管(guǎn)顯示模塊。
16x16矩陣led點(diǎn)陣顯示模塊。
4X4矩陣鍵輸入模(mó)塊(kuài)
1個(gè)電壓控製的直流電機和1個四(sì)相的步進電機模塊(kuài)。
1個數(shù)字溫度傳感(gǎn)和(hé)1個霍爾傳感器模塊。
HH—EXT高速接口(kǒu)模塊(kuài)。
多路電源輸出(均帶過流、過壓保護)。
3、擴展子板(選配(pèi))

CMOS視(shì)頻采集模塊
視(shì)頻編解碼模塊(kuài)
MP3采(cǎi)集回放模塊
單片機擴展模塊(kuài)
無線傳感(gǎn)擴展模塊……
三(sān)、示例實驗
1、EDA實驗與(yǔ)電子設計競賽實驗(yàn)內容:
簡單的QUARTUSII實(shí)例設計(jì)
基於VHDL格雷(léi)碼編碼器的設計
含異步清零和使能的加(jiā)法計數器(qì)
八位七段(duàn)數碼管顯示電路的設計
數控分頻器的設計
圖(tú)形(xíng)和VHDL混合輸入的電路設計
步長可變的加減(jiǎn)計數器的(de)設計
四位並行乘法器的設計
設計四位全加器
可控脈衝發(fā)生器的設計
基(jī)本觸發器的設計
矩陣鍵(jiàn)盤顯示(shì)電路的設計
16*16點陣顯(xiǎn)示實驗
直流電機的測速實驗
步進電機驅動控製
PS2接口鍵盤顯示實(shí)驗
VGA彩條信號發生器的設計(jì)
用VHDL設計七人表決器(qì)
用VHDL設計四人搶答器
正負脈(mò)寬調製信號發生器設計
數(shù)字頻(pín)率計的設計
多功能數字鍾的設計
數字秒表的設計
出租車計費器的設計
基於VHDL數碼鎖的設計
PS2鼠標編碼(mǎ)設計
SPI串(chuàn)行AD/DA轉換器的設計
DDS信號發生器的設計
序(xù)列檢測器的設計
偽(wěi)隨機數發生器的設計
八位數據鎖存器的設計
最(zuì)高優先編(biān)碼器的設計
解(jiě)複用器的設計
帶同步複位的狀態機的設計
嵌入式邏輯分析儀的使用
SPI串口內核的實現
2、iosesII32位處理器示例實驗
最簡單iosesII係統設計
帶外部SRAM的iosesII係統設計
or Flash編程實驗
PIO外(wài)部中斷按(àn)鍵開關實驗
PIO輸入-開關信號的讀(dú)取實驗
基於Timer IP核的(de)定時器的(de)設計
矩陣鍵盤與數碼管顯示實驗
高速AD和高速(sù)DA實驗
UART串口通迅實驗
基於IIC的EEPROM讀(dú)寫實驗
1-WIRE數字溫(wēn)度計的設計
串行(háng)AD/DA轉換(huàn)實驗
SDRAM讀寫(xiě)操作實驗
彩色LCD液晶顯示實驗
觸摸屏控製實驗
RTC實(shí)時時鍾(zhōng)實(shí)驗
音頻Code實驗
USB枚舉實驗
PS/2鍵盤顯示實驗
PS/2鼠標控製實驗
讀SD卡實驗
3、DSP Builder設計應用示例實驗
從DSP Builder到HDL——基於DSP Builder的信號發生器
從DSP Builder到(dào)SOPC Builder——軟件控製的Chirp信號發生器
IP核在DSP Builder下的使用——以FFT核為例
4、綜合開發實驗
網絡WEB控製實驗
點陣顯示屏的設計
直流電機閉環調速的設計
USB接口文本閱讀器的設計(jì)
簡易數字示波器設計(jì)
簡易頻譜分析儀設計
基(jī)於UART通信液晶顯示實驗
基於UART通信BMP圖形顯示實驗
FAT32文件係統讀SD卡實驗
FAT32文件係統寫SD卡實驗
FAT32文件係統(tǒng)讀寫-拚音輸入法的設計(jì)
彩色液晶原理與繪(huì)圖應用實驗
基於iosesII貪食(shí)蛇(shé)遊戲設計實驗
基於iosesII計算器設計實驗
在(zài)iosesII上運行uC/OS係統
在iosesII上運行uCliux係統
MP3媒體播放器的設計(選配MP3擴展板)
RFID無線射頻設計(選配RFID擴(kuò)展板)
無線傳感網絡(luò)的設(shè)計(選配Zigbee板)
USB2.0通信實驗(選配USB2.0模塊)
四、產品配置
|
設備名稱 |
EDA/SOPC係統綜合開發平台 | |||
|
型 號 |
TRY-E816型 | |||
|
核(hé)心芯(xīn)片(piàn) |
EP4CE40F23C8 | |||
|
工作電壓 |
~220v±10%,50Hz±1Hz | |||
|
尺寸(mm) |
410 x 260 x 80 | |||
|
重量(kg) |
<4 | |||
|
附件(jiàn)清(qīng)單 |
1 |
串口線 × 1 |
2 |
USB連接線 × 1 |
|
3 |
網絡連接線× 1 |
4 |
電源連接線 × 1 | |
|
5 |
實驗指導書× 3 |
6 |
開發DVD套件(jiàn)× 1 | |